ИКНК
Языки моделирования и описания цифровой аппаратуры (2 полугодие)
0%
Пред.
Данные курса
Общее
Объявления
Аттестация
Таблица успеваемости
Учебные и методические материалы
Учебное пособие
Программная и аппаратная реализации алгоритмов
SystemC 2020
Программное обеспечение
Инструкция для установки виртуальной машины
Виртуальная машина
Intel Quartus Prime Lite Edition
Questa-Intel FPGA Edition
Intel Cyclone V device support
Aldec Active-HDL Student Edition
SystemC - Core SystemC Language (incl TLM and examples)
sc2v - SystemC to Verilog Synthesizable Subset Translator
Инструкция по сборке sc2v с использованием Cygwin
Инструкция по сборке sc2v с использованием MSYS2
GTKWave
Лабораторная работа № 1. Исследование функционирования схемы видеопамяти
Теоретический материал
Описание работы
Лабораторная работа № 2: Исследование функционирования схем регистров FIFO, LIFO и кэш-памяти
Теоретический материал
Описание работы
Лабораторная работа № 3: Приобретение навыков работы с системой Active-CAD и знакомство с программой VHDL Test Bench на примере VHDL-проекта АЛУ
Теоретический материал
Описание работы
Исходный код
Лабораторная работа №4. Исследование с помощью системы Active-CAD поведенческой VHDL-модели процессора DP32. Ко-симуляция. Тестирование
Описание работы
Пример программы для DP32
memory.vhd
Лабораторная работа №5. Программная реализация и тестирование выданного алгоритма в командах DP-32. Аппаратная реализация на VHDL и тестирование выданного алгоритма.
Шаблон отчета
Отчёт о выполненной работе
Лабораторные работы № 6. Verilog. Filter (в среде Quartus)
Исходный код для проектов на Verilog
Входные сигналы для импульсного фильтра
Описание работы
Лабораторные работы № 7. Verilog. ALU (в среде Quartus)
Исходный код для проектов на Verilog
Описание работы
Лабораторные работы № 8. Verilog. Индивидуальное задание (в среде Quartus)
Описание работы
Отчёт о выполненной работе
Лабораторные работы № 9. Timer 1
Описание работы
Лабораторные работы № 10. Timer 2
Описание работы
Лабораторные работы № 11. Timer 3
Описание работы
Лабораторная работа № 12. Verilog. Индивидуальное задание #1
Отчёт о выполненной работе
Лабораторная работа № 13 - SytemC
Исходный код
Лабораторная работа № 14 - SytemC ПЗ
Шаблон отчета по SystemC
Отчет по SystemC
След.
Боковая панель
ИКНК
Русский (ru)
Русский (ru)
English (en)
Вход
Навигация по сайту
Языки моделирования и описания цифровой аппаратуры (2 полугодие)
В начало
Перейти к основному содержанию
Информация о курсе
В начало
Курсы
Курсы структурных подразделений института
Высшая школа программной инженерии
Языки моделирования и описания цифровой аппаратуры (2 полугодие)
Описание
Языки моделирования и описания цифровой аппаратуры (2 полугодие)
Преподаватель:
Амосов Владимир Владимирович
Преподаватель:
Петров Александр Владимирович
Skill Level
:
Beginner
Skill Level
:
Beginner